●Статичка ЦМОС технологија високих перформанси
○Време циклуса инструкција од 25 нс (40 МХз)
○Перформансе од 40 МИПС
○Дизајн мале снаге 3,3 В
●Заснован на ТМС320Ц2кк ДСП ЦПУ језгру
○Код-компатибилан са Ф243/Ф241/Ц242
○Сет инструкција и модул компатибилни са Ф240
●Опције уређаја за флеш (ЛФ) и РОМ (ЛЦ).
ЛФ240кА: ЛФ2407А, ЛФ2406А, ЛФ2403А, ЛФ2402А
ЛЦ240кА: ЛЦ2406А, ЛЦ2404А, ЛЦ2403А, ЛЦ2402А
●Меморија на чипу
○До 32.000 речи к 16 бита флеш ЕЕПРОМ-а (4 сектора) или РОМ-а
○Програмабилна функција „безбедности кода“ за флеш/РОМ на чипу
○До 2,5К речи к 16 бита података/програмске РАМ меморије
◇544 речи РАМ-а са двоструким приступом
◇До 2К речи РАМ-а са једним приступом
●РОМ за покретање (ЛФ240кА уређаји)
○СЦИ/СПИ покретач
●До два модула за управљање догађајима (ЕВ) (ЕВА и ЕВБ), сваки укључује:
○Два 16-битна тајмера опште намене
○Осам 16-битних канала пулсне ширине (ПВМ) који омогућавају:
◇Контрола трофазног инвертера
◇Поравнање по средини или ивици ПВМ канала
◇Хитно искључивање ПВМ канала са екстерним ПДПИНТк пином
○Програмабилна мртва трака (мртво време) спречава грешке при пуцању
○Три јединице за снимање за временско означавање спољних догађаја
○Квалификатор уноса за Селецт Пинс
○Коло интерфејса енкодера положаја на чипу
○Синхронизована А-то-Д конверзија
○Дизајниран за индукцију наизменичне струје, БЛДЦ, комутирану релуктанцију и контролу корачног мотора
○Применљиво за управљање више мотора и/или претварача
●Интерфејс екстерне меморије (ЛФ2407А)
○192К речи к 16 битова укупне меморије: 64К програма, 64К података, 64К И/О
●Ватцхдог (ВД) модул тајмера
●10-битни аналогно-дигитални претварач (АДЦ)
○8 или 16 мултиплексираних улазних канала
○500 нс МИН време конверзије
○Двоструки секвенцери са 8 стања који се могу изабрати покрећу два менаџера догађаја
●Мрежа контролера (ЦАН) 2.0Б модул (ЛФ2407А, 2406А, 2403А)
●Серијски комуникациони интерфејс (СЦИ)
●16-битни серијски периферни интерфејс (СПИ) (ЛФ2407А, 2406А, ЛЦ2404А, 2403А)
●Генерисање такта засновано на фазно закључаној петљи (ПЛЛ).
●До 40 индивидуално програмабилних, мултиплексираних улазно/излазних пинова опште намене (ГПИО)
●До пет екстерних прекида (заштита погона за напајање, ресетовање, два маскирана прекида)
●Управљање струјом:
○Три режима искључивања
○Могућност независног искључивања сваке периферне јединице
●Емулација заснована на скенирању у реалном времену у складу са ЈТАГ, ИЕЕЕ стандард 1149.1 (ЈТАГ)
●Алати за развој укључују:
○Текас Инструментс (ТИ) АНСИ Ц компајлер, асемблер/линкер и Цоде Цомпосер Студио™;Дебуггер
○Модули евалуације
○Самоемулација заснована на скенирању (КСДС510™;)
○Широка подршка за дигиталну контролу мотора треће стране
●Опције пакета
○144-пински ЛКФП ПГЕ (ЛФ2407А)
○100-пински ЛКФП ПЗ (2406А, ЛЦ2404А)
○64-пински ТКФП ПАГ (ЛФ2403А, ЛЦ2403А, ЛЦ2402А)
○64-пински КФП ПГ (2402А)
●Опције проширене температуре (А и С)
○А: –40°Ц до 85°Ц
○С: –40°Ц до 125°Ц
Цоде Цомпосер Студио и КСДС510 су заштитни знакови компаније Текас Инструментс.
Остали заштитни знакови су власништво њихових власника.
ИЕЕЕ стандард 1149.1-1990, ИЕЕЕ стандардни приступни порт за тестирање
ТМС320Ц24к, ТМС320Ц2000, ТМС320 и Ц24к су заштитни знаци компаније Текас Инструментс.
Уређаји ТМС320ЛФ240кА и ТМС320ЛЦ240кА, нови чланови ТМС320Ц24к™;генерација контролера дигиталног процесора сигнала (ДСП), део су ТМС320Ц2000™;платформа ДСП-ова са фиксном тачком.240кА уређаји нуде побољшани ТМС320™;ДСП архитектонски дизајн Ц2кк језгра ЦПУ-а за ниске цене, ниске снаге и могућности обраде високих перформанси.Неколико напредних периферних уређаја, оптимизованих за дигиталне апликације за контролу мотора и покрета, интегрисано је да обезбеди прави ДСП контролер са једним чипом.Док је код компатибилан са постојећим Ц24к™;ДСП контролни уређаји, 240кА нуди повећане перформансе обраде (40 МИПС) и виши ниво периферне интеграције.Погледајте одељак Резиме уређаја ТМС320к240кА за карактеристике специфичне за уређај.
Генерација 240кА нуди низ величина меморије и различите периферне уређаје прилагођене да задовоље специфичне тачке цене/перформансе које захтевају различите апликације.Фласх уређаји до 32.000 речи нуде исплативо репрограмабилно решење за масовну производњу.240кА уређаји нуде функцију „безбедности кода“ засновану на лозинки која је корисна у спречавању неовлашћеног дуплицирања власничког кода ускладиштеног у Фласх/РОМ-у на чипу.Имајте на уму да уређаји засновани на Фласх-у садрже РОМ за покретање од 256 речи како би се олакшало програмирање у кругу.Породица 240кА такође укључује РОМ уређаје који су потпуно пин-то-пин компатибилни са својим Фласх колегама.
Сви 240кА уређаји нуде најмање један модул за управљање догађајима који је оптимизован за дигиталну контролу мотора и апликације за конверзију снаге.Могућности овог модула укључују генерисање ПВМ-а са централним и/или ивицама, програмабилну мртву траку за спречавање грешака у случају пуцања и синхронизовану аналогно-дигиталну конверзију.Уређаји са двоструким менаџерима догађаја омогућавају контролу више мотора и/или претварача са једним 240кА ДСП контролером.Одабрани ЕВ пинови су опремљени колом "квалификатор улаза", који минимизира ненамерно окидање пинова кваровима.
10-битни аналогно-дигитални претварач високих перформанси (АДЦ) има минимално време конверзије од 375 нс и нуди до 16 канала аналогног улаза.Могућност аутоматског секвенцирања АДЦ-а омогућава максимално 16 конверзија које се одвијају у једној сесији конверзије без икаквих трошкова ЦПУ-а.
Серијски комуникациони интерфејс (СЦИ) је интегрисан на свим уређајима како би се обезбедила асинхрона комуникација са другим уређајима у систему.За системе који захтевају додатне комуникационе интерфејсе, 2407А, 2406А, 2404А и 2403А нуде 16-битни синхрони серијски периферни интерфејс (СПИ).2407А, 2406А и 2403А нуде комуникациони модул мреже контролера (ЦАН) који испуњава 2.0Б спецификације.Да би се максимизирала флексибилност уређаја, функционални пинови се такође могу конфигурисати као улази/излази опште намене (ГПИО).
Да би се поједноставило време развоја, емулација заснована на скенирању усаглашена са ЈТАГ интегрисана је у све уређаје.Ово обезбеђује ненаметљиве могућности у реалном времену потребне за отклањање грешака у дигиталним контролним системима.Комплетан скуп алата за генерисање кода од Ц компајлера до стандардног Цоде Цомпосер Студио™;дебугер подржава ову породицу.Бројни програмери трећих страна не нуде само развојне алате на нивоу уређаја, већ и подршку за дизајн и развој на нивоу система.
1. Ко је особље у вашем одељењу за истраживање и развој?Које су ваше квалификације?
- Директор за истраживање и развој: формулисати дугорочни план истраживања и развоја компаније и схватити правац истраживања и развоја;Води и надгледа одељење за истраживање и развој за спровођење стратегије истраживања и развоја компаније и годишњег плана истраживања и развоја;Контролисати напредак развоја производа и прилагодити план;Поставите одличан тим за истраживање и развој производа, техничко особље за ревизију и обуку.
Р & Д менаџер: направити план истраживања и развоја новог производа и демонстрирати изводљивост плана;Надгледати и управљати напретком и квалитетом истраживања и развоја;Истражите развој нових производа и предложите ефикасна решења у складу са захтевима купаца у различитим областима
Особље за истраживање и развој: прикупљање и сортирање кључних података;Рачунарско програмирање;Спровођење експеримената, испитивања и анализа;Припрема материјала и опреме за експерименте, испитивања и анализе;Снимите податке мерења, направите прорачуне и припремите графиконе;Спровођење статистичких истраживања
2. Која је ваша идеја за истраживање и развој производа?
- Концепција производа и одабир концепта производа и евалуација Дефиниција производа и план пројекта дизајн и развој тестирање и валидација производа лансирање на тржиште